我国科学家突破硅基闪存器件尺寸极限

版次:05  2024年08月15日

淮南日报社严正声明


长期以来,淮南市部分自媒体、政务新媒体未经淮南日报社授权同意,肆意、擅自、无偿转载、链接、转贴或以其他方式复制、录制发表淮南日报社(含淮南日报、淮河早报、淮南网以及淮南日报官方微博、微信、抖音、视频号、掌上淮南新闻客户端等平台)记者采写的新闻稿件,特别是部分自媒体、政务新媒体不注明稿件来源、原创作者(或者采取隐匿、模糊形式处理稿件来源、原创作者),肆意、擅自删节、修改淮南日报社记者原创新闻稿件,严重违背新闻职业准则和道德,严重侵害淮南日报社版权,严重损害淮南日报社新闻记者权益。

现声明如下:

凡淮南日报社记者署名的文字、图片以及短视频等新媒体形态作品和融新闻作品,版权均属淮南日报社所有。未经授权,任何媒体、网站,不得转载、链接、转贴或以其他方式复制发表,各类自媒体和各级政务新媒体不得转载、链接、转贴或以其他方式复制发表。已经授权的媒体、网站,在使用时必须在醒目处以醒目和规范方式注明来源、作者。违者,淮南日报社将依法追究法律责任。

近日,从复旦大学获悉,该校周鹏-刘春森团队从界面工程出发,在国际上首次实现了最大规模1Kb纳秒超快闪存阵列集成验证,并证明了其超快特性可延伸至亚10纳米。相关研究成果日前发表于国际期刊《自然·电子学》。

人工智能的飞速发展迫切需要高速非易失存储技术,当前主流非易失闪存的编程速度普遍在百微秒级,无法支撑应用需求。该研究团队在前期发现二维半导体结构能够将其速度提升一千倍以上,实现颠覆性的纳秒级超快存储闪存技术。但是,实现规模集成、走向实际应用仍具有挑战。

为此,研究人员开发了超界面工程技术,在规模化二维闪存中实现了具备原子级平整度的异质界面,结合高精度的表征技术,显示集成工艺优于国际水平。研究人员通过严格的直流存储窗口、交流脉冲存储性能测试,证实了二维新机制闪存在1Kb存储规模中,在纳秒级非易失编程速度下的良率可高达98%,这一良率高于国际半导体技术路线图对闪存制造89.5%的良率要求。

同时,研究团队研发了不依赖先进光刻设备的自对准工艺,结合原始创新的超快存储叠层电场设计理论,成功实现了沟道长度为8纳米的超快闪存器件。该器件是目前国际最短沟道闪存器件,突破了硅基闪存物理尺寸极限,约15纳米。在原子级薄层沟道支持下,这一超小尺寸器件具备20纳秒超快编程、10年非易失、10万次循环寿命和多态存储性能。

研究人员介绍,此项研究工作将推动超快闪存技术的产业化应用。

来源:央视新闻客户端

[手机扫一扫]
复制pc链接